亚洲 另类 小说 国产精品_强行扒开美女内裤猛烈进入_男人揉女人下面免费网站_67194精品在线观看_日本少妇强奸中文字幕高清_久久久精品免费视频图片_欧美偷拍另类一区_波多野结衣无码高清_āv男人的天堂在线免费观看_av黄片在线播放麻豆

歡迎光臨湖北鑫合欣官方網(wǎng)站 收藏本站| 公司文化| 聯(lián)系我們
全國熱線
18062095810

?產(chǎn)品展示?

推薦產(chǎn)品

咨詢熱線:

18062095810

郵件: wangting@whhexin.com

電話:027-87538900

地址: 湖北·武漢·魯巷·華樂商務(wù)中心1006

【DK-AS-5SGXEA7N】Intel Stratix V 高級系統(tǒng)開發(fā)套件

  • 產(chǎn)品型號: DK-AS-5SGXEA7N(Part No:T0115)
  • 產(chǎn)品品牌: TERASIC友晶科技/Intel FPGA
  • 產(chǎn)品規(guī)格: 5SGXEA7N2F45C2N = FPGA 1;5SGXEA7N2F45C2N = FPGA 2
  • 產(chǎn)品價(jià)格: 歡迎咨詢采購,量多優(yōu)惠多,提供完善的售后保障和支持!
  • 咨詢熱線:18062095810

Stratix®V高級系統(tǒng)開發(fā)套件提供了全面的系統(tǒng)設(shè)計(jì)環(huán)境,包括使用Stratix V FPGA開始體系結(jié)構(gòu)開發(fā)和系統(tǒng)設(shè)計(jì)所需要的硬件和軟件?;赑CI Express®(PCIe®)封裝外形的電路板結(jié)合Quartus®II 軟件一年許可,為您提供開始各種應(yīng)用體系結(jié)構(gòu)開發(fā)所需要的一切。采用這一開發(fā)套件,您能夠:
通過帶寬最寬的PCIe Gen3, x16通路接口進(jìn)行原型開發(fā)以及寬帶設(shè)計(jì)
開發(fā)并測試含有DDR3、QDR II+和MoSys®高密度串行接口存儲器的存儲器子系統(tǒng)
使用高速中間鏈接卡(HSMC)連接器來連接Altera合作伙伴提供的40種不同的HSMC,支持Serial RapidIO®、10-Gbps以太網(wǎng)(10GbE)、SONET、通用公共射頻接口(CPRI)、OBSAI等其他協(xié)議,實(shí)現(xiàn)模塊化可擴(kuò)展設(shè)計(jì)。
利用大量的第三方FMC模塊進(jìn)一步擴(kuò)展與其他標(biāo)準(zhǔn)高速協(xié)議模塊的互聯(lián),例如,SFP+、QSFP、多速率SDI、DVB和以太網(wǎng)AVB等。
結(jié)合所有這些功能進(jìn)行原型開發(fā),演示多片F(xiàn)PGA復(fù)雜處理系統(tǒng)。

Featured device:

  • 5SGXEA7N2F45C2N = FPGA 1

  • 5SGXEA7N2F45C2N = FPGA 2

  • 5M2210ZF256C4N系統(tǒng)控制器

  • EPM570F100C5N板上USB-BlasterTM II電纜

外部存儲器接口elements

  • FPGA 1

  • 3072 MB 2x64+2x32 DDR3 SDRAM

  • 9 MB 2x18 QDRII+ SDRAM

  • 72 MB 4x72 MoSYS SRAM (10x10G XCVR)

  • 32 MB串行閃存

  • FPGA 2

  • 3072 MB 2x64+2x32 DDR3 SDRAM

  • 9 MB 2x18 QDRII+ SDRAM

  • 72 MB 4x72 MoSYS SRAM (10x10G XCVR)

  • 32 MB串行閃存

  • CPLD

  • 為PFL提供的1 GB并行閃存

Clocks

  • 50-MHz和125-MHz可編程振蕩器

  • SMA輸入(LVPECL)

General user input and output

  • 10/100/1000Mbps以太網(wǎng)PHY (SGMII),提供RJ-45 (銅)連接器。

  • 16x2字符LCD

  • 一個8位置雙列直插封裝(DIP)開關(guān)

  • 16個用戶LED

  • 三個用戶按鍵

Memory devices

  • DDR3 SDRAM (1,152 MB, x72-bit 位寬)

  • QDR II+ SRAM (4.5 MB, 2-Mb x18-bit 位寬)

    • 與QDR II 4-Mb x18位寬引腳布局兼容

  • RLDRAM II (72-Mbyte CIO RLDRAM II,具有18位數(shù)據(jù)總線)

Component and interfaces

  • PCIe x8邊緣連接器

  • 兩個HSMC連接器

  • 串行數(shù)字接口(SDI)輸入和輸出的SMB

  • QSFP光封裝

  • 10/100/1000Mbps以太網(wǎng)PHY (SGMII),提供RJ-45 (銅)連接器

Power

  • 筆記本計(jì)算機(jī)直流輸入

  • PCIe邊緣連接器

  • Nios® II處理器網(wǎng)絡(luò)服務(wù)器,支持系統(tǒng)遠(yuǎn)程更新。

Stratix V GX FPGA Development Board Block Diagram

block diagram

layout

No 產(chǎn)品名稱 售價(jià)(RMB)
1. [ASP] Altera Stratix V Advanced Systems Development Kit
產(chǎn)品編號: T0115  重量: 4,000g
xxx


Documents

標(biāo)題 版本 檔案大小(KB) 新增日期 下載
Stratix V Advanced Systems Development Board Reference Manual     2013-01-04
Stratix V Advanced Systems Development Board User Guide (PDF)     2013-01-04

CD-ROM

標(biāo)題 版本 檔案大小(KB) 新增日期 下載
Kit installation     2013-01-04