亚洲 另类 小说 国产精品_强行扒开美女内裤猛烈进入_男人揉女人下面免费网站_67194精品在线观看_日本少妇强奸中文字幕高清_久久久精品免费视频图片_欧美偷拍另类一区_波多野结衣无码高清_āv男人的天堂在线免费观看_av黄片在线播放麻豆

歡迎光臨湖北鑫合欣官方網站 收藏本站| 公司文化| 聯(lián)系我們
全國熱線
18062095810

?產品展示?

推薦產品

咨詢熱線:

18062095810

郵件: wangting@whhexin.com

電話:027-87538900

地址: 湖北·武漢·魯巷·華樂商務中心1006

FPGA綜合實驗臺 HC-STD-M

  • 產品型號: HC-STD-M
  • 產品品牌: 浩宸智聯(lián)
  • 產品規(guī)格: 5CSXFC6D6F31C6N
  • 產品價格: 歡迎咨詢采購,提供完善的售后保障和支持!
  • 咨詢熱線:18062095810

本多功能智能FPGA互聯(lián)綜合實驗平臺的核心主板提供了以 Intel System-on-Chip (SoC) FPGA 建立的強大的硬件設計平臺,結合了最新的嵌入式雙核 Cortex-A9 和業(yè)界領先的可編程邏輯以滿足終極設計的靈活性。使用者現(xiàn)在可以徹底的利用這個兼具高性能和低功率處理系統(tǒng)的可重構性強大平臺。Intel SoC 集成了基于 ARM 的 HPS 架構處理器,周邊及內存接口與使用高帶寬互聯(lián)骨干結構的 FPGA 無縫接合。本實驗平臺包括了諸如高速 DDR3 內存、ADC 功能、以太網絡、超聲波模塊、GPS模塊、溫度傳感器、光敏傳感器等功能硬件。
性能參數(shù):
(1)核心板:
1、核心器件
1.1 FPGA核心器件:Cyclone V SX SoC — 5CSXFC6D6F31C6N,110,000 個 LE、41,509 個 ALM, 內嵌5,761K個存儲器模塊,6 個FPGA PLL,3 個 HPS PLL, 2個硬核內存控制器;
1.2支持925 MHZ, ARM Cortex-A9 MPCore 雙核處理器,512 KB 共享 L2 緩存,64 KB 可擦寫 RAM,支持 DDR2、DDR3、LPDDR1 和 LPDDR2 的多埠 SDRAM 控制器,8-channel DMA 控制器;
2、配置和調試部分
2.1 FPGA 端串行配置晶元 EPCS128,USB Blaster II,普通 B 型 USB 連接頭;
3、存儲器件部分
3.1 FPGA 端 64MB (32Mx16) SDRAM,HPS 端 1GB (2x256Mx16) DDR3 SDRAM,HPS 端 Micro SD 卡槽;
4、通訊部分
4.1 2個USB 2.0 Host 端口 (ULPI 接口配備 USB A 型連接頭),HPS 端 USB 轉 UART(Micro USB B 型連接頭),HPS 端 10/100/1000 以太網接口,PS/2 鼠標/鍵盤連接器,IR 收發(fā)器;
5、連接部分
5.1 1 個 40 引腳擴展界面,電平 3.3V,1 個 HSMC 連接頭,可配置的 I/O 標準,1 個 10 引腳 ADC 輸入接口,1 個 LTC 連接頭 ( 1 個 SPI Master,1 個 I2C 和 1 個 GPIO 界面);
6、顯示部分
6.1 24 bit VGA DAC,HPS 端 128x64 點陣式背光 LCD 顯示屏;LCD1602液晶顯示屏,點陣模塊;
7、音頻部分
7.1 24-bit CODEC,line-in,line-out,microphone插孔;
8、視頻輸入
8.1 TV 譯碼器 (NTSC/PAL/SECAM) 和 TV 輸入連接頭;
9、模數(shù)轉換器
9.1 轉換速率:500 Ksps,8 通道,分辨率:12 bits,模擬輸入范圍:0 ~ 4.096 V;
10、開關、按鈕、指示器
10.1 FPGA 端  4 個按鍵,F(xiàn)PGA 端 10 個開關,11 個 LED (FPGA 端 10 個、HPS 端 1 個),2 個 HPS 端重置按鈕(HPS_RST_n、HPS_WARM_RST_n),6 個七段數(shù)碼顯示管;LED燈*16,撥動開關*10,含IO口邏輯指示燈;
11、傳感器
11.1 HPS 端重力傳感器;溫度傳感器:DS18B20;光強傳感器:BH1750;
12、電源
12.1 12V 直流電源輸入;
配件:電機編碼器,不低于512線,供電電壓3.3V;
舵機:供電范圍5-6V,動作時間不高于0.17s/60度
(2)擴展模塊
l TFT顯示觸摸屏:帶觸摸TFT 7寸屏SSD1963
l 步進電機:4相5線5V步進電機28BYJ-48-5V
l 交通紅綠燈:5mm直插
l 4*4按鍵模塊:16鍵鍵盤
l RTC:DS1302
l RS232接口:MAX3232,DB9接口
l RS485接口:MAX485,DB9接口
l Can接口:SN65HVD230,DB9接口
l 喇叭:8歐/1w /17mm圓形小喇叭
l IIC EEPROM:1K bit AT24C01
l 時鐘模塊:輸出2Hz、512Hz、1024Hz、2048Hz
l 面包板模塊
3)實驗項目
第1章 數(shù)字可編程設計實驗
實驗1.1  組合邏輯3-8譯碼器的設計
實驗1.2  半加器
實驗1.3  全加器
實驗1.4  全減器
實驗1.5  4位向量加法/減法器
實驗1.6  向量乘法器
實驗1.7  數(shù)據比較器
實驗1.8  多路數(shù)據選擇器
實驗1.9  編碼器
實驗1.10  譯碼器
實驗1.11  二進制碼轉換成BCD碼
實驗1.12  BCD碼轉換成二進制碼
實驗1.13  BCD碼轉換成格雷碼
實驗1.14  組合邏輯電路的設計
實驗1.15   簡單狀態(tài)機
實驗1.16  串入/并出移位寄存器
實驗1.17  并入/串出移位寄存器
實驗1.18  多功能寄存器
實驗1.19  單脈沖發(fā)生器
實驗1.20  節(jié)拍脈沖發(fā)生器
實驗1.21  奇偶檢驗
實驗1.22   計數(shù)器
實驗1.23  7段數(shù)碼管顯示
實驗1.24  4×4矩陣鍵盤控制實驗
實驗1.25   數(shù)字鐘
實驗1.26  秒表設計實驗
實驗1.27  交通燈實驗
實驗1.28   蜂鳴器演奏實驗
實驗1.29   VGA接口驅動實驗
實驗1.30   1602液晶屏實驗
實驗1.31   點陣模塊實驗
實驗1.32   面包板實驗
第2章 基于NIOS的軟核設計實驗
實驗2.1   Nios軟核的設計
實驗2.2   外設模塊的設計
實驗2.3   Qsys應用系統(tǒng)的生成
實驗2.4   Nios II軟核驗證以及Nios II IDE軟件的介紹
實驗2.5   Qsys系統(tǒng)的PIO驗證
實驗2.6   基于NIOS的交通燈實驗
實驗2.7   7段數(shù)碼管顯示實驗
實驗2.8   按鍵及撥碼開關實驗
實驗2.9  UART與PC機通信實驗
實驗2.10  LTC2308 AD轉換實驗
實驗2.11  基于QSYS的uC/OS-II操作系統(tǒng)應用實驗
實驗2.12  液晶屏顯示實驗
第3章 圖像處理算法實驗
實驗3.1  靜態(tài)圖像顯示
實驗3.2  圖像灰度變換
實驗3.3  圖像黑白變換
實驗3.4  圖像反色
實驗3.5  自定義顏色填充
實驗3.6  圖像小波變換(縮放)
實驗3.7  圖像彩條疊加
實驗3.8  圖像翻轉變換
實驗3.9  圖像均值濾波算法
實驗3.10  圖像線性變換
實驗3.11  圖像銳化變換
實驗3.12  圖像Sobel算子邊緣提取
實驗3.13  圖像直方圖計算與顯示
實驗3.14  圖像的高斯平滑
第4章 綜合實驗
實驗4.1  多路DAC實驗
實驗4.2  基于FPGA超聲波測距
實驗4.3  NIOS觸摸屏畫板