?產(chǎn)品展示?
-
- Intel FPGA-Altera Agilex母板 Intel FPGA-Altera Stratix母板 Intel FPGA-Altera Arria母板 Intel FPGA-Altera Cyclone母板 Intel FPGA-Altera MAX母板 Intel FPGA-Altera 多媒體子板 Intel FPGA-Altera 界面轉(zhuǎn)換子板 Intel FPGA-Altera 影像顯示類子板 Intel FPGA-Altera 網(wǎng)路子板 Intel FPGA-Altera 類比/數(shù)位轉(zhuǎn)換子板 Intel FPGA-Altera RF子板 Intel FPGA-Altera機器人套件 Intel FPGA-Altera USB Blaster Intel FPGA-Altera配件 FPGA|DSP|ARM|EDA|SOC教學(xué)實驗箱 TI系列-C6000 DSP|ARM TI系列-C5000 DSP TI系列-C2000 DSP TI系列-DaVinci|Sitara TI系列-仿真器
推薦產(chǎn)品
- FPGA綜合實驗臺 HC-STD-M
- 【DPO7254C】Tektonix泰克 高級信號分析示波器
- 【TMS320C6655/57】Tronlong創(chuàng)龍TL665xF-EasyEVM開發(fā)板
- HKMX-30型 十字路口交通信號燈實訓(xùn)裝置
- 【SFP】TERASIC友晶SFP-HSM子板
- 【XAUI-SFP】DUAL XAUI TO SFP+ HSMC BOARD
- 【DK-DEV-1SGX-H-A】Intel Stratix 10 GX FPGA Development Kit
- 【TDS2024C】Tektonix泰克 200MHz示波器
- 【6221】Tektonix泰克 精密電流源
- 【DS1202Z-E】RIGOL普源 200MHz數(shù)字示波器

咨詢熱線:
18062095810
郵件: wangting@whhexin.com
電話:027-87538900
地址: 湖北·武漢·魯巷·華樂商務(wù)中心1006
[DE4-230-C2] Altera DE4-230 Development and Education Board
- 產(chǎn)品型號: DE4-230-C2[P0054]
- 產(chǎn)品品牌: TERASIC友晶科技/Intel FPGA
- 產(chǎn)品規(guī)格: Stratix IV GX EP4SGX230
- 產(chǎn)品價格: 歡迎咨詢采購,量多優(yōu)惠多,提供完善的售后保障和支持!
- 咨詢熱線:18062095810
DE4 采用了 Stratix ®IV GX 芯片并支持行業(yè)標準的外圍設(shè)備,連接器和界面的豐富特性適用于大范圍的計算密集型應(yīng)用。經(jīng)過對收發(fā)器抖動性,協(xié)議兼容性和平衡性能的評估, DE4超越了 Stratix IV GX 芯片串行數(shù)據(jù)收發(fā)器標準性能,能夠在 SATA 以及 HSMC 接口上以 10Gbps 速率運行。專為需求更大帶寬,更低的抖動性能以及低的功耗的終端市場而設(shè)計,DE4 具有高性能、豐富串行連接以及先進存儲器接口的特點,為高階的應(yīng)用需求提供了一個理想的硬件平臺。
三大特點:
高速接口及擴充性:帶有嵌入式收發(fā)器的 Stratix ® IV GX 的 FPGA 平臺的優(yōu)勢在于讓 DE4 與 2.0 版本的PCI Express 標準及串行 ATA(SATA)的接口充分兼容,以便能夠充分利用存儲應(yīng)用的集成方案。集成了內(nèi)置的 PCI Express SATA 收發(fā)器,可支持千兆以太網(wǎng)協(xié)議。DE4 也可經(jīng)由兩個 HSMC 連接 HSMC 子卡或者多塊 DE4 互連組成自定義系統(tǒng)并擴充為更大規(guī)模之 ASIC 原型驗證平臺。
公開源碼之范例:DE4 附帶 13 個經(jīng)過全面測試和提供支持的面向連接性的參考設(shè)計,源碼完整公開。
大容量內(nèi)存系統(tǒng):DE4 還包含兩個 DDR2 SO-DIMM 插槽,支持最大容量為 8GB 的易失性內(nèi)存,并可運行在 400MHz 的時鐘頻率上。
DE4 開發(fā)板主要的組件模塊如下:
FPGA 芯片
Stratix IV GX EP4SGX230
228,000 logic elements (LEs)
17,133K total memory Kbits
1,288 18x18-bit multipliers blocks
2 PCI Express hard IP blocks
744 user I/Os
8 phase locked loops (PLLs)
Stratix IV GX EP4SGX530
531,200 logic elements (LEs)
27,376K total memory Kbits
1,024 18x18-bit multipliers blocks
4 PCI Express hard IP Blocks
744 user I/Os
8 phase locked loops (PLLs)
FPGA 配置
JTAG and Fast Passive Parallel (FPP) configuration
內(nèi)建 USB Blaster 電路
內(nèi)存
64 MB Flash with a 16-bit data bus
2 MB ZBT SSRAM
I2C EEPROM
Two DDR2 SO-DIMM Sockets
400 MHz clock rate
Maximum theoretical bandwidth of over 102 Gbps
Up to 8-Gbyte capacity in total
SD Card Socket
支持 SPI 以及 SD 1-bit 兩種 SD Card 讀取模式
按鈕,開關(guān)與 LED
4 個按鈕
4 個滑動開關(guān)
8 個 LED
8 位 DIP 開關(guān)
2 個七段數(shù)碼顯示管
2 個獨立的七段數(shù)碼顯示管
On-Board Clocks
3 Programmable PLLs configured via FPGA
o HSMA, HSMB transceiver clock source
o SATA reference clock
o FPGA LVDS clock input
50MHz/100MHz oscillator
SMA 接頭
2 SMA connector for external transceiver clock input
4 SMA connector for LVDS clock input/output
2 SMA connectors for clock output
1 SMA connector for external clock input
4 個 SATA 接口
Support SATA 3.0 standard 6Gbps signaling rate
Two host and two device ports
4 個千兆以太網(wǎng)接口
Integrated 1.25 GHz SERDES
PCI Express x8 Edge Connector
Support connection speed of Gen1 at 2.5Gbps/lane to Gen2 at 5.0Gbps/lane
Connection established with PC motherboard with x8 or x16 PCI Express slot
Two 172-pins High Speed Mezzanine Card (HSMC)
2 female-HSMC connectors
I/O voltage 2.5V
Total of 12 high-speed transceivers at 8.5 Gbps
Total of 38 LVDS pair at 1.6 Gbps
兩組40個接腳擴充槽
72個 I / O引腳及4個電源和接地線,拉到40-pin 擴充槽
用于40-pin 擴充槽的排線可利用 IDE 硬碟專用的40-pin 排線
I/O voltage 3.0V
USB主/從控制器
完全符合通用串行總線規(guī)范2.0修訂版標準
支持數(shù)據(jù)高速傳輸、全速傳輸與低速傳輸
Support both USB host and device
3種USB 接口 (one type mini-AB for host/device and two type A for host)
支持PIO與DMA模
電源
DC input 12V and 3.3V
PCI Express edge connector power
Support PCI Express external standard power source
On-Board power measurement circuitry
Block Diagram
MTL 接口連接示意圖
MTL 與 DE4 連接示意圖
D5M 接口連接示意圖
D5M 與 DE4 連接示意圖
LTM 接口連接示意圖
LTM 與DE4 連接示意圖
DVI-HSMC 接口連接示意圖
DVI-HSMC 與 DE4 連接示意圖
注意:若要將 DVI-HSMC 子卡連接到 DE4,HSMC 插座需要先連接兩個適配器(HFM2),它是DE4套件的一部分。
SFP-HSMC接口連接示意圖
SFP-HSMC 與 DE4 連接示意圖
SDI-HSMC接口連接示意圖
SDI-HSMC 與 DE4 連接示意圖
ADA-HSMC 接口連接示意圖
ADA-HSMC 與 DE4 連接示意圖
注意:若要將 ADA-HSMC 子卡連接到 DE4,HSMC 插座需要先連接一個適配器(HFM2),它是DE4套件的一部分。
DCC-HSMC 接口連接示意圖
DCC-HSMC 與 DE4 連接示意圖
注意:若要將 DCC-HSMC 子卡連接到 DE4,HSMC 插座需要先連接兩個適配器(HFM2),它是DE4套件的一部分。
HTG 接口連接示意圖
HTG 與 DE4 連接示意圖
注意:若要將 HTG 子卡連接到 DE4,HSMC 插座需要先連接一個適配器(HFM2),它是DE4套件的一部分。
MSV 接口連接示意圖
MSV 與 DE4 連接示意圖
注意:若要將 MSV 子卡連接到 DE4,HSMC 插座需要先連接一個適配器(HFM2),它是DE4套件的一部分。
主產(chǎn)品訂購
No | 產(chǎn)品名稱 | 售價(RMB) |
---|---|---|
1. |
[DE4-230-C2] Altera DE4-230 Development and Education Board
產(chǎn)品編號: P0054 ![]() | xxx |
2. |
[DE4-530-C2] Altera DE4-530 Development and Education Board
產(chǎn)品編號: P0058 ![]() | xxx |
選購配件 (如需選購, 請與主產(chǎn)品同時訂購)
No | 配件名稱 | 售價(RMB) |
---|---|---|
1. |
DDR2-800 1GB 200PIN SODIMM
產(chǎn)品編號: MMM-3033-DSL ![]() | xxx |
2. |
DDR2-800 4GB 200PIN SODIMM
產(chǎn)品編號: MMM-3025-DSL ![]() | xxx |
3. |
THCB-HMF2
產(chǎn)品編號: S0090 ![]() | xxx |
Download
Documents
標題
版本
檔案大小(KB)
新增日期
下載
DE4_User Manual
1.4
16117
2017-03-21 
CD-ROM
標題
版本
檔案大小(KB)
新增日期
下載
DE4 CD-ROM
1.4.0
2017-03-21
DE4 Tools
DE4 Control Panel —— 讓使用者可以借助 PC 操控 DE4 上的各個接口與組件。
DE4 Control Panel

DE4 System Builder —— 專門為 DE4 開發(fā)板所設(shè)計的一套強大軟件工具。這套工具可以幫助使用者輕松建立符合 DE4 開發(fā)板的 Quartus II 項目。使用者只須專注于自己的邏輯設(shè)計,DE4 System Builder 即會直接以 DE4 開發(fā)板產(chǎn)生相應(yīng)的 top-level design file、pin assignment 以及 I/O standard 設(shè)定。除此之外,通過 DE4 System Builder 的 HSMC connectors ,你還可以選擇各種與 DE4 搭配使用的子板。
DE4 System Builder

The generated Quartus II project files include the following:
Quartus II Project File (.qpf)
Quartus II Setting File (.qsf)
Top-Level Design File (.v)
External PLL Contorller (.v)
Synopsis Design Constraints file (.sdc)
Pin Assignment Document (.htm)
DE4 Demonstrations
Reference Designs
USB Host
USB Device
Ethernet – Simple Socket Server
PCIe Simple I/O Control
PCIe Image Process Application
Power Measurement
SATA Loopback
HSMC Loopback
SD Card Reader
PLL IP Configuration
DDR2 SDRAM
Web Server
Download
Documents
標題 | 版本 | 檔案大小(KB) | 新增日期 | 下載 |
---|---|---|---|---|
DE4_User Manual | 1.4 | 16117 | 2017-03-21 | ![]() |
CD-ROM
標題 | 版本 | 檔案大小(KB) | 新增日期 | 下載 |
---|---|---|---|---|
DE4 CD-ROM | 1.4.0 | 2017-03-21 |
DE4 Tools
DE4 Control Panel —— 讓使用者可以借助 PC 操控 DE4 上的各個接口與組件。
DE4 Control Panel
DE4 System Builder —— 專門為 DE4 開發(fā)板所設(shè)計的一套強大軟件工具。這套工具可以幫助使用者輕松建立符合 DE4 開發(fā)板的 Quartus II 項目。使用者只須專注于自己的邏輯設(shè)計,DE4 System Builder 即會直接以 DE4 開發(fā)板產(chǎn)生相應(yīng)的 top-level design file、pin assignment 以及 I/O standard 設(shè)定。除此之外,通過 DE4 System Builder 的 HSMC connectors ,你還可以選擇各種與 DE4 搭配使用的子板。
DE4 System Builder
The generated Quartus II project files include the following:
Quartus II Project File (.qpf)
Quartus II Setting File (.qsf)
Top-Level Design File (.v)
External PLL Contorller (.v)
Synopsis Design Constraints file (.sdc)
Pin Assignment Document (.htm)
DE4 Demonstrations
Reference Designs
USB Host
USB Device
Ethernet – Simple Socket Server
PCIe Simple I/O Control
PCIe Image Process Application
Power Measurement
SATA Loopback
HSMC Loopback
SD Card Reader
PLL IP Configuration
DDR2 SDRAM
Web Server
Download
Documents
標題 | 版本 | 檔案大小(KB) | 新增日期 | 下載 |
---|---|---|---|---|
DE4_User Manual | 1.4 | 16117 | 2017-03-21 | ![]() |
CD-ROM
標題 | 版本 | 檔案大小(KB) | 新增日期 | 下載 |
---|---|---|---|---|
DE4 CD-ROM | 1.4.0 | 2017-03-21 |
本授權(quán)條款允許使用者於使用所有友晶及 Altera 開發(fā)板時,得以重制、散布、傳輸以及修改友晶科技提供的源碼,但不得為商業(yè)目的之使用。使用時必須於引用處表彰友晶科技 (Terasic Inc.) 之商號。
DE4 Tools
DE4 Control Panel —— 讓使用者可以借助 PC 操控 DE4 上的各個接口與組件。
DE4 Control Panel
DE4 System Builder —— 專門為 DE4 開發(fā)板所設(shè)計的一套強大軟件工具。這套工具可以幫助使用者輕松建立符合 DE4 開發(fā)板的 Quartus II 項目。使用者只須專注于自己的邏輯設(shè)計,DE4 System Builder 即會直接以 DE4 開發(fā)板產(chǎn)生相應(yīng)的 top-level design file、pin assignment 以及 I/O standard 設(shè)定。除此之外,通過 DE4 System Builder 的 HSMC connectors ,你還可以選擇各種與 DE4 搭配使用的子板。
DE4 System Builder
The generated Quartus II project files include the following:
Quartus II Project File (.qpf)
Quartus II Setting File (.qsf)
Top-Level Design File (.v)
External PLL Contorller (.v)
Synopsis Design Constraints file (.sdc)
Pin Assignment Document (.htm)
DE4 Demonstrations
Reference Designs
USB Host
USB Device
Ethernet – Simple Socket Server
PCIe Simple I/O Control
PCIe Image Process Application
Power Measurement
SATA Loopback
HSMC Loopback
SD Card Reader
PLL IP Configuration
DDR2 SDRAM
Web Server